DS99R102|DS99R101

DS99R102|DS99R101

  • 厂商:

    TI

  • 封装:

  • 描述:

    DS99R101/DS99R102 3-40MHz DC-Balanced 24-Bit LVDS Serializer and Deserializer datasheet (Rev. D)

  • 详情介绍
  • 数据手册
  • 价格&库存
DS99R102|DS99R101 数据手册
DS99R102|DS99R101
物料型号:DS99R101 Serializer和DS99R102 Deserializer芯片组

器件简介: - DS99R101/DS99R102芯片组将24位并行总线转换为带有嵌入式时钟信息的全透明LVDS串行数据流。 - 该芯片组设计用于在3MHz至40MHz的时钟频率范围内,通过屏蔽双绞线(STP)传输数据,数据传输速率从72Mbps到960Mbps。

引脚分配: - DS99R101和DS99R102都有48个引脚,包括数据输入输出引脚、时钟输入输出引脚、控制和配置引脚、电源和地引脚。

参数特性: - 工作电源范围:3.3V ± 10% - 温度范围:0°C至+70°C - ESD容限:8kV HBM - LVDS输出短路持续时间:10ms - 封装类型:48引脚TQFP

功能详解: - 嵌入式时钟CDR(时钟和数据恢复)在接收器上,无需外部参考时钟源。 - 内部DC平衡编码/解码,支持交流耦合接口,无需外部编码。 - 独立电源关闭控制,用于发射器和接收器。 - LVCMOS输出采用PTO(渐进开启)以减少EMI并最小化SSO效应。

应用信息: - 可用于点对点配置,通过PCB走线或双绞线电缆传输数据。 - 支持热插拔应用,即在不中断通信数据的情况下进行“热插入”。

封装信息: - 提供48引脚的TQFP封装选项。

AC耦合和终止: - 支持AC耦合接口,通过集成的DC平衡编码/解码方案。 - LVDS信号路径需要外部AC耦合电容器和100欧姆的终止电阻。

功耗考虑: - CMOS设计使得DS99R101和DS99R102本质上是低功耗设备。

布局和电源系统考虑: - 推荐使用至少四层板,具有电源和地平面。 - 对于LVDS走线,推荐使用100欧姆的差分对,并尽量靠近放置以最小化干扰。

典型应用连接: - 提供了DS99R101和DS99R102的典型应用连接图,包括电源、地、数据输入输出和时钟信号的连接方式。

注意事项和免责声明: - TI提供技术和可靠性数据、设计资源、应用程序或其他设计建议、网络工具、安全信息等资源“按原样”提供,不提供任何明示或暗示的保证。
DS99R102|DS99R101 价格&库存

很抱歉,暂时无法提供与“DS99R102|DS99R101”相匹配的价格&库存,您可以联系我们找货

免费人工找货